关于上拉电阻的问题上拉电阻:1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(
来源:学生作业帮 编辑:神马作文网作业帮 分类:物理作业 时间:2024/11/19 17:01:25
关于上拉电阻的问题
上拉电阻:
1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值.
谁能说下为什么接在输出端的与电源相连的电阻能够拉高电平?接了个电阻不是会产生压降吗?
上拉电阻:
1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值.
谁能说下为什么接在输出端的与电源相连的电阻能够拉高电平?接了个电阻不是会产生压降吗?
以准备接入点为原节点,原节点只有一个输入一个输出,当然是满足电流守恒的,也即是输入等于输出,加上上拉电阻后,变成三条支路,假设电位不变或者是下降,那这个节点还满足KCL吗?电流要守恒,电位必须上升,我是这样理解的.
再说清楚一点:设原输入电流为1,原输出电流为2,上拉电阻上的支路电流为3.
假设电位不变,所以输入电流1输出电流2都不会变,那么上拉电阻上接的高电平和原节点处的电平产生一电位差,产生向节点流入的电流,此电流与原输入电流1叠加变得比原电流1更大,而输出电流2没变,违反电流守恒.故电位不可能不变.
假设电位下降:更不可能,如果电位下降,输入电流1会比没有接入电阻前更大,输出电流2会比没有接入电阻前更小,违反电流守恒.
所以,电位必须上升.
再说清楚一点:设原输入电流为1,原输出电流为2,上拉电阻上的支路电流为3.
假设电位不变,所以输入电流1输出电流2都不会变,那么上拉电阻上接的高电平和原节点处的电平产生一电位差,产生向节点流入的电流,此电流与原输入电流1叠加变得比原电流1更大,而输出电流2没变,违反电流守恒.故电位不可能不变.
假设电位下降:更不可能,如果电位下降,输入电流1会比没有接入电阻前更大,输出电流2会比没有接入电阻前更小,违反电流守恒.
所以,电位必须上升.
说明下图中各门电路的输出是什么状态(高电平、低电平或高阻态).已知这些门电路都是74细类TTL电路
我始终无法理解 单片机的PO口要外接上拉电阻才能输出高电平 这句话,为什么接个电阻就能输出高电平
为什么TTL门的输入端悬空相当于逻辑高电平?实际电路中TTL与非门输入端能否悬空?为什么?
上拉电阻、下拉电阻是怎么把电压拉到高、低电平的?
单片机上拉电阻的问题假设单片机P口接了上拉电阻靠高电平来点亮LED,当P口为高时,LED亮,这时有电流流进P口么?为什么
判断对错:1、集成门电路有TTL和COMS两种 2、在数字逻辑电路中,信号只有高电平、低电平两种取值
TTL门电路上拉电阻?
为什么上拉电阻可以使引脚高电平?
求一个延时设计电路该设计电路要求为:1、当接通开关,输出端立刻输出一个高电平(+12V左右)2、当开关断开时,输出端的高
ttl门电路,一个低电平接大电阻是高电平,那么如果接小电阻呢?cmos门
逻辑电路怎么设计输出一个高电平,导通电路,继续输入一个高电平,断开电路.求设计原理.不用单片机.用最简单的电路
为什么TTL与非门输入端悬空相当于接高电平?实际电路中,闲置管脚应如何处理?