光耦用4.7k上拉电阻

来源:学生作业帮助网 编辑:作业帮 时间:2024/11/13 18:23:58
光耦用4.7k上拉电阻
关于51单片机上拉电阻

设置P0.1的高低电平,都能成功实现LED的亮灭吗?--能.上图中的R1作为上拉电阻,下图中的R2作为限流电阻,是这样吗?--是.----建议采用下图电路.上图电路中:引脚输出高电平时,LED发光,上

单片机上拉电阻串接LED

没问题.不过LED只能得到0.5毫安左右电流,做指示灯还够用,其他用途不行.51的IO口灌电流可达20毫安,0.5毫安影响不大.

上拉电阻和下拉电阻是什么意思?

上拉电阻定义:上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开

51单片机关于上拉电阻问题

这里的上拉电阻和电源VCC相连,其作用是为了提高抗干扰的能力,保证在开关没有被按下时,P3.0的输入电平维持在高电平.如果开关被按下,那么P3.0就是低电平了,这样就不会出现误判断.如果P3.0不接上

上拉电阻问题(单片机)

要有电流,必须是该回路的阻抗不是无穷大.就像一个电路中连接了一个开关,开关分断时,不论电压多高,与其串联的灯泡都不会亮.图中也是相同的道理.P1不进行赋值操作时,P1实际处于高阻状态(相当于开关分断)

蜂鸣器的上拉电阻通常多大?

1-10k左右,如果电压匹配的话,照你这种接法可以不要上拉电阻补充:蜂鸣器有两种,一种是自已起振的,另一种则需要振荡电路.封装都是一样的,柱状,直列两脚,过孔,间距约8MM

TTL门电路上拉电阻?

上拉电阻高电位高于3,6V会使T4截至

单片机上拉电阻的作用.

有的单片机IO是开漏输出的即,OC或OD输出的,没有驱动能力,所以要加上拉电阻.或者是其单片机的输岀电不够,这时就要加一个电阻做为上拉.一般在P0P1P2等I/O接口,在连接时一般用10K的排阻做上拉

P0口接10K上拉电阻接2个74HC573接4位共阴极数码管亮度不够

你可以将第4位数码管的阳极与其它任意一位交换一下,如果仍然是原来接第4位数码管的位亮度高,则应该是软件设计有问题:其它位的阳极选通脉冲时间宽度不够.

Atmega16在IO口外部有10K的上拉电阻,会影响对液晶的操作么?

没有关系的,上拉电阻只是提高信号的负载能力,不会影响io输出的电平,mega16本来自己有内部上拉,可以不用再另加上拉电阻的

上拉电阻1k和普通电阻1k有什么区别吗?它们可以混用吗?或者说一样吗?

首先搞清楚什么是上拉电阻.上拉电阻一般用于集电极开路输出.为了提供足够的驱动能力.上拉电阻就是普通电阻.其值需要根据电路设计时拉电流大小确定.

关于i2c的上拉电阻问题

拉一个小电阻就可以了,1.5,是slave开漏输出需要上拉,他们不会同时输出,所以只要满足了小电阻的上拉.就可以满足另一个.

上拉电阻,下拉电阻,限流电阻的区别是什么?

是普通电阻,只是它们在电路起的作用不同,根据各自的作用叫不同的名称.

上拉电阻、下拉电阻的作用?

上拉,就是把电位拉高,比如拉到VCC下拉,就是把电压拉低,拉到GND一般就是刚上电的时候,端口电压不稳定,为了让他稳定为高或低,就会用到上拉或下拉电阻.有些芯片内部集成了上拉电阻,所以外部就不用上拉电

在单片机的实时时钟芯片DS1302电路中,加有4.7K电阻,如果没有这三个3.7K的上拉电阻,由

很多单片机都这样.51的P0,还有很多单向IO单片机拉力弱,没这4.7k会拉不动,有了更保险

单片机上拉电阻为何常用5.1k或4.7K?

电阻有一个标称系列,5.1K和4.7K都是系列里的,4K的电阻一般没有,除非是精密电阻.因为单片机电源是5V,用5K电阻使输出管子导通时约有1mA电流,大约是这么个值,不必精确,选常见电阻就可以,还经

上拉电阻的作用

上拉就是将不确定的信号通过一个电阻嵌位在高电平,电阻同时起限流作用,1TTL驱动CMOS时,如果TTL输出最低高电平低于CMOS最低高电平时,提高输出高电平值2OC门必须加上拉,提高电平值3加大输出的

单片机P0做I/O口时为什么上拉电阻用2k不行?而用10k上拉电阻就可以啦

因为单片机P0口对地之间的电子开关通过电流能力有限,上拉电阻用2k,电流约5V/2k=2.5mA,上拉电阻用10k,电流约5V/10k=0.5mA,电阻变大,电流降低,单片机承受得了,自然就可以了.就

1838b 的红外接收头多大的上拉电阻?10k?怎么计算的

红外接收头的上拉电阻值是由里面所使用放大芯片的上拉阻值决定的,不同的芯片有不同阻值;问题提到的1838B不知是哪家垃圾厂生产的,所以不清楚所使用的是哪款芯片;建议选用知名厂家的接收头(如VISHAY/